Home > Semua kategori > Perbaikan rumah > Peralatan & Perlengkapan listrik > Switch & Aksesoris >

Beralih Topi

S5300 PCIe Papan Pengembangan PCI Express X1 PCI-E X1 FPGA Development Board

US $265.77
US $288.88 -8%

Perlindungan Pembeli

Garansi uang kembali Pengembalian dalam 15 Hari

Rincian Produk

Spesifik Item

  • Nama Merek: XY AMY
  • Bahan: +
Deskripsi Produk

Produk ini memberikan WIN7 64 bit driver dan program uji dan yang sesuai kode

Yang S5300PCI-EX1 pengembangan platform utama peralatan spesifikasi:
FPGA: EP4CGX30CF23C8 (opsional EP4CGX50CF23, EP4CGX75CF23, sepenuhnya kompatibel tabung), kecepatan perangkat juga opsional-6-7 kecepatan tinggi. FPGA menyediakan KERAS IP PCI-E. Ini menerapkan protokol lapisan fisik dan data lapisan PCI-E protokol 1.1. Pengguna hanya perlu desain TLP (transfer data layer) dan aplikasi lapisan PCI-E Protokol yang menyederhanakan pengguna. Fisik lapisan dan data lapisan PCI-E dilaksanakan oleh HARD IP, yang tidak menempati FPGA sumber daya dan stabil dan dapat diandalkan.
64100 MHz SDRAM 32 m SDRAM32M64M128M100-8/133-7MHz800M/
120 PENGGUNA GPIOS input dan output: Dukungan IO tegangan 3.3 V, 2.5 V, 1.8 V dan 1.5 V, dan dukungan LVDS input dan output.
JTAG dan SEPERTI popularitas: Dukungan QUARTUS 11 secara online debugging dan menyusun dan download fungsi EPCS16 perangkat konfigurasi untuk memenuhi maksimum EP4CGX70 konfigurasi persyaratan.

S5300PCI-EX1 pengembangan platform utama perangkat lunak spesifikasi:
PCI-EX1 KERAS IP: dilaksanakan oleh perangkat keras internal FPGA, tidak menempati FPGA sumber daya menyadari lapisan fisik dan data lapisan PCI-E protokol stabil dan dapat diandalkan, dan mengadopsi AVALON ST antarmuka untuk transmisi data lapisan dan lapisan aplikasi antarmuka.
PCI-E transmisi data lapisan: lengkap VHDL kode sumber desain menyadari transmisi data protokol PCI-E layer (TLP layer), mendukung memori membaca menulis membaca memori DMA, DMA, DMA memori membaca dan menulis lengkap memori lengkap Baca beberapa TLP paket data format PAYLOAD data beban mendukung 8 untuk 128 bytes secara otomatis variabel antarmuka dengan AVALON ST antarmuka PCI-E KERAS Antarmuka IP untuk terhubung langsung ke FPGA.
Pengguna aplikasi lapisan: lengkap VHDL kode sumber desain mendukung 64 bit FIFO input dan output antarmuka 32 bit BUDAK memori dipetakan membaca menulis antarmuka mendukung eksternal mengganggu input.
SDRAM memori membaca dan menulis antarmuka: lengkap VHDL kode sumber desain kontrol input dan output data untuk SDRAM transmisi, dan mewujudkan transmisi data dan caching fungsi.
Driver dan program uji: platform pengembangan driver dan aplikasi ini dikembangkan oleh VC6. Pengembangan Alat DDK mendukung desain driver dan kode sumber aplikasi, dan dukungan DMA membaca dan menulis, memory mapping, membaca dan menulis, mengganggu fungsi input. Pengemudi mendukung DMA membaca dan menulis kinerja uji DMA verifikasi data uji dan data penyimpanan file fungsi. Pengemudi dan menguji program menggunakan WDM drive struktur untuk mendukung sistem operasi seperti WIN2000, XP WIN7 dan sebagainya.

Internal port blok diagram S5300 PCI-E data kecepatan tinggi platform pengembangan adalah sebagai berikut:

Yang S5300 PCI-EXPRESSX1 platform pengembangan suite berisi isi sebagai berikut:
S5300 PCI-E X1 platform pengembangan peralatan papan sirkuit;
Papan 32 m bytes SDRAM;
ALTERA BYTEBLASTER2 download line;
ALTERA QUARTUS2 11 platform pengembangan instalasi CD-ROM;
DDK dan DRIVERWORKS driver pengembangan CD-ROM;
FPGA internal kode sumber lengkap desain dan penggunaan manual dan instruksi;
Pengemudi kode sumber lengkap desain dan penggunaan manual dan instruksi;
S5300 circuit schematic diagram dan PCB perpustakaan desain;

Kinerja dan kompatibilitas, uji stabilitas
PCI-E development board diuji pada berikut PC kompatibilitas mesin dan berjalan normal melalui:
Kinerja menggunakan uji siklus memaksimalkan transmisi mode. Setiap DMA ukuran blok 512 K byte, sesuai dengan rata-rata laju aliran waktu 60 detik jumlah DMA blok menular dalam satu detik dihitung. Selain ukuran DMA blok MUATAN (data beban) dari PCI-E mempengaruhi membaca dan menulis kinerja PCI-E kinerja. Umum PC chipset mendukung 128 byte dari DMA 128 bytes dari MUATAN untuk membaca dan menulis, PAYLOAD membaca dan menulis DMA tingkat pemanfaatan 82% sekelompok PC chip mendukung 256 bytes dari DMA untuk membaca dan menulis PAYLOAD dapat dibuka di CMOS, meningkatkan kinerja membaca, 256 bytes dari MUATAN membaca dan menulis DMA tingkat pemanfaatan adalah 91%.
DMA data beban 128 byte.
CPU sistem operasi DMA membaca (host memori untuk kartu) DMA menulis (kartu untuk menjadi tuan rumah memori)
CORE-I3 XP 121 m bytes/sec 176 m bytes/sec
INTI E7200 XP 113 m bytes/sec 165 m bytes/sec

DMA data beban 256 byte.
CPU sistem operasi DMA membaca (host memori untuk kartu) DMA menulis (kartu untuk menjadi tuan rumah memori)
CORE-I3 XP 156 m bytes/sec 187 m bytes/sec
AMD965 XP 142 m bytes/sec 192 m bytes/sec


S5300 PCI-EX1 platform pengembangan ruang lingkup aplikasi:
Industri kecepatan tinggi akuisisi data, a/d, d/data transformasi data;
Kecepatan tinggi dan resolusi tinggi video akuisisi data, 1080 P video real-time akuisisi dan layar;
Kecepatan tinggi buffer data kecepatan tinggi enkripsi data;
Kecepatan tinggi kontrol industri;

ANDA JUGA MUNGKIN